当前位置: 首页 » 资讯 » 新科技 » 正文

光芯片,不只是引人注目

IP属地 北京 编辑:沈瑾瑜 钛媒体APP 时间:2025-03-31 14:32:29

文 | 半导体产业纵横

光通信行业市场研究机构LightCounting在最新报告中指出,光通信芯片组市场预计将在2025至2030年间以17%的年复合增长率(CAGR)增长,总销售额将从2024年的约35亿美元增至2030年的超110亿美元。

当前,光芯片正引起越来越多科研机构和大厂的兴趣。

市场和研究的重点

推动市场增长的无疑是以太网和DWDM两大巨头,占据了绝对主导地位。而PAM4 DSP芯片则悄悄崛起,成为第三大细分市场。这种芯片主要用作交换机ASIC与可插拔端口之间的板载重定时器,听起来可能有点复杂,但简单来说,它就是让数据传输更快、更稳的关键角色。根据LightCounting的数据,超大规模云服务商对AI基础设施的投资正在推动400G/800G以太网光模块的需求激增,进而拉动了PAM4芯片组的销量。

超大规模云服务商对AI基础设施的巨额投资推动400G/800G以太网光模块出货量激增。

中国云厂商开始跟进投资AI基础设施。

无线前传作为PAM4光器件新兴市场,预计将在2025年复苏,并在2026年继续增长。

自2024年年以来,英伟达、英特尔等巨头企业纷纷在光子技术上加码,英伟达计划在2027年推出Rubin Ultra GPU计算引擎,整合共封装光学(CPO)技术,解决数据传输带宽瓶颈,并计划在2025年与台积电、博通合作推动相关硅光子产品量产;英特尔则在光纤通信大会(OFC)大会上展示了其光学计算互连(OCI)芯片,实现与CPU共封装,为满足未来AI计算的高带宽需求提供了解决方案;一个月后光子加速计算初创公司Lightmatter在D轮融资中融到了4亿美元,估值达到44亿美元,这笔资金将用于加速该公司光芯片的生产和部署,以满足AI集群对低能耗、高性能计算的需求。

除此之外,国内外顶尖科研机构在光芯片领域有着先进的科研成果。

上海交通大学邹卫文教授团队研制了实现高速张量卷积运算的新型光子张量处理芯片。该研究创新提出基于光子集成手段构建张量运算过程的学科交叉研究思路,该思路无需进行张量到矩阵的转换,可实现输入张量到输出张量的流式计算。基于这一创新思路,该团队设计并研制一款光子张量处理芯片,在多通道图像上验证了时钟频率为20 GHz的高速张量卷积运算,芯片算力密度为588 GOPS/mm2,后续通过提升光子器件集成规模有望达到1 TOPS/mm2以上。研究团队利用该芯片构建了用于视频动作识别的卷积神经网络,网络中的卷积层在光子张量处理芯片上完成,最终在KTH视频数据集上实现了97.9%的识别准确率,接近理想识别准确率98.9%。

上海交大电院消息指出,本研究成果表明光子集成芯片可在超高时钟频率下实现张量流式处理,解决额外内存占用与访存问题,为构建高性能计算、宽带信号处理等先进信息系统提供了新技术途径。

清华大学的研究团队开发了名为“太极”的光子芯片,其能量效率高于当前的智能芯片数个数量级。短短4个月,清华大学的光芯片就已经迅速进化到第二代,世界上第一款全光学AI芯片太极-Ⅱ了,能效已经超过英伟达著名的H100。这不仅仅是技术上的突破,更可能是一种新的计算范式的开始,甚至可能彻底改变计算机的设计和构建方式,这项研究已发表在8月7日的《自然》杂志上。《自然》审稿人认为,它有望成为训练光学神经网络和其他光学计算系统广泛采用的工具。

太极-Ⅱ全光学AI芯片是在新开发的全前向模式(FFM)上构建的,允许在光学系统中直接进行计算密集型AI训练,而不需要复杂的反向传播过程,是世界上第一个能够进行“大规模光训练”的芯片,可以更快、更省电地训练人工智能模型。

香港城市大学副教授王骋团队与香港中文大学研究人员合作开发出处理速度更快、能耗更低的微波光子芯片。可运用光学进行超快模拟电子信号处理及运算。据介绍,这种芯片比传统电子处理器的速度快1000倍,耗能更低,应用范围广泛,涵盖5/6G无线通讯系统、高解析度雷达系统、人工智能、计算机视觉以及图像和视频处理。

另外,IBM光子芯片取得新突破,实现下一代高速光互联技术,可以显著改善数据中心训练和运行生成式 AI 模型的方式,AI速度提升80倍。与目前最先进的CPO技术相比,IBM的创新使芯片制造商能够在硅光子学芯片的边缘添加六倍的光纤,即“海滨密度”。这些光纤的直径大约是人类头发的三倍,长度从几厘米到几百米不等,每秒能传输太比特的数据。IBM团队使用标准的组装封装工艺,在50微米间距的光学通道上组装了一个高密度PWG,与硅光子波导绝热耦合。论文还指出,这些具有50微米间距PWG的CPO模块已通过了制造所需的所有压力测试,包括高湿环境、-40°C至125°C的温度以及机械耐久性测试,确保了光互连在弯曲时不会损坏或丢失数据。此外,研究人员已将PWG技术演示到18微米的间距,堆叠四个PWG可实现多达128个通道的连接。

这一突破延续了IBM在半导体创新领域的领先地位,包括首个2nm节点芯片技术、7nm和5nm工艺技术的实现、纳米片晶体管、垂直晶体管(VTFET)、单细胞DRAM和化学放大光刻剂等。CPO技术为满足AI日益增长的性能需求提供了新的解决方案,并有望取代模块外的电气通信方式。

光通信的发展趋势:1.6T、硅光、LPO、CPO

光通信领域正加速向高速率、集成化、低功耗方向突破,1.6T、硅光、LPO和CPO四大技术趋势相互交织,共同驱动行业变革。

1.6T高速光模块成为下一代数据中心的核心需求,通过3nm制程DSP芯片与硅光技术融合,实现单波1.6Tbps传输速率,功耗较前代降低40%,支撑AI算力集群的长距离高密度互联,但其信号完整性设计和散热问题仍需攻克。硅光技术作为底层创新,借助硅基材料和CMOS工艺,将激光器、调制器等器件集成于单一芯片,显著降低成本和功耗,成为CPO等先进封装的关键支柱,但硅基激光器效率不足和封装兼容性问题仍制约其大规模应用。

LPO(线性驱动可插拔模块)以“去DSP化”为核心,通过线性直驱技术降低50%功耗和30%延迟,保留可插拔特性,在中短距离场景(如数据中心架顶交换机互联)实现性能与成本的平衡,但受限于传输距离和专用芯片配套能力。

CPO(光电共封装)则更激进,通过光引擎与交换芯片共封装,将能效压至≤5pJ/bit(降耗70%),支持未来3.2T/6.4T超高速率,结合液冷散热可提升单机架算力密度40%,但高集成带来的散热难题和外置光源依赖成为商业化瓶颈。

从协同效应看,硅光与CPO深度绑定推动高密度集成,LPO作为过渡方案填补中短距市场,1.6T则牵引长距带宽升级,形成多层次技术覆盖。产业层面,头部企业通过“硅光+CPO”组合抢占AI算力高地,而LPO厂商聚焦低成本场景,推动数据中心PUE从1.25优化至1.12,加速绿色算力落地。这些趋势共同指向一个核心目标:在AI与算力爆发时代,以更低能耗承载指数级增长的数据洪流。

磷化铟:光芯片的香饽饽?

最后我们来谈谈光芯片的风险。根据 Yole统计显示,到 2026 年全球光模块器件磷化铟衬底(折合两英寸)预计销量将超过 100万片, 2019 年-2026 年复合增长率达13.94%, 2026 年全球光模块器件磷化铟衬底预计市场规模将达到 1.57 亿美元。

而磷化铟(InP)光芯片制造工艺的核心难点集中在材料特性、制程精度与热管理三方面。

磷化铟多晶合成需精确控制铟磷原子比(1:1±0.0001)及温度(±0.5℃内),以规避非化学计量缺陷;单晶生长过程易受热场扰动影响,导致位错密度超过1000/cm²,直接影响器件光电转换效率。

另外,纳米级外延与光栅制造。量子阱外延层厚度需控制在±1nm以内,V/III族气体流量比波动须<0.1%以保证界面陡峭度;分布式反馈(DFB)激光器的二阶光栅刻蚀深度公差需≤5nm,否则导致波长偏移超过±0.5nm,难以满足密集波分复用(DWDM)需求。

以及,高精度封装与良率提升。光纤耦合对准精度要求<0.15μm,但焊接应力易使VCSEL阵列光斑偏移超0.2μm,导致400G光模块封装良率不足75%;而EML激光器的端面反射率需稳定在30%-40%,镀膜厚度误差超过±1nm将引发模式跳变。

总的来说,磷化铟的制备工艺相对复杂,成本较高,限制了其大规模应用。为了降低成本并提高生产效率,研究人员正在不断优化制备工艺,并探索新的制备方法。

免责声明:本网信息来自于互联网,目的在于传递更多信息,并不代表本网赞同其观点。其内容真实性、完整性不作任何保证或承诺。如若本网有任何内容侵犯您的权益,请及时联系我们,本站将会在24小时内处理完毕。

全站最新